ultra2013
发表于 2017-6-16 22:33:23
hhyytt 发表于 2017-6-16 16:54
隔离的是i2s信号吗?DSD处理器在大黑散热器下吗?
是自定义的信号,在两片FPGA之间传送,USB那边的FPGA会将I2S信号进行适合变压器传输的编码。散热器下的是主FPGA,负责信号处理和实时DSD1024转换。
ultra2013
发表于 2017-6-16 22:34:21
hinomad 发表于 2017-6-16 16:05
请问这个是带解码的吗,还是只是转换器+usb接口?
只有USB且专为USB设计的解码
woow
发表于 2017-6-16 22:48:23
这个解码芯片是多少?
ultra2013
发表于 2017-6-16 22:52:09
阿华田 发表于 2017-6-16 19:32
能做个带时钟输入的界面吗。。
其实核心模块早就设计好了。一直拖着没做。这块板就是esoteric G02,OCXO加双VCXO,你可以去找找G02的图. G01就是把那颗OCXO换成美国SRS的铷原子模块。我还想说以后有闲钱了,直接采购SRS的铷原子模块做一个HI-END界面出来玩。
ultra2013
发表于 2017-6-16 22:52:57
woow 发表于 2017-6-16 22:48
这个解码芯片是多少?
FPGA加电阻,分立DSD1024
胆机出勺
发表于 2017-6-16 23:14:17
6个音频变压器,牛
PCaudiophile
发表于 2017-6-16 23:21:40
qqwqqw
发表于 2017-6-16 23:48:44
这个升频转换dsd和PC的HQPlayer是一个原理吗?
tf123onl79
发表于 2017-6-17 08:01:58
看起来很强,等待楼主作品横空出世
ultra2013
发表于 2017-6-17 10:51:03
PCaudiophile 发表于 2017-6-16 23:21
请问这算分立SDM 还是分立R-2R?
SDM。不是R2R,ring dac的变种。每颗电阻FPGA独立控制,用随机算法将每颗电阻的误差分摊,达到更高的线性。
ultra2013
发表于 2017-6-17 10:57:02
qqwqqw 发表于 2017-6-16 23:48
这个升频转换dsd和PC的HQPlayer是一个原理吗?
是的,并行运算力更强大,功耗只有百分之一。而且我觉得DSD1024,目前PC实时处理可能有些困难。
yukihasi
发表于 2017-6-17 11:12:39
dsd1024。。。天,希望能尽快看到听感。
5aimoto
发表于 2017-6-17 13:29:20
很期待{:1_96:}
5aimoto
发表于 2017-6-17 15:26:53
ultra2013 发表于 2017-6-16 22:34
只有USB且专为USB设计的解码
USB2.0还是USB3.0?
ultra2013
发表于 2017-6-17 21:38:26
5aimoto 发表于 2017-6-17 15:26
USB2.0还是USB3.0?
USB2.0